<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>

    嵌入式培訓(xùn)

    嵌入式Linux就業(yè)班馬上開課了 詳情點(diǎn)擊這兒

     

    上海報(bào)名熱線:021-51875830
    北京報(bào)名熱線:010-51292078
    深圳報(bào)名熱線:4008699035
    南京報(bào)名熱線:4008699035
    武漢報(bào)名熱線:027-50767718
    成都報(bào)名熱線:4008699035
    廣州報(bào)名熱線:4008699035
    西安報(bào)名熱線:4008699035

    曙海研發(fā)與生產(chǎn)請參見網(wǎng)址:
    www.shanghai66.cn
    全英文授課課程(Training in English)

      首 頁  手機(jī)閱讀模式   課程介紹 培訓(xùn)報(bào)名  企業(yè)培訓(xùn) 付款方式  研發(fā)&生產(chǎn)  產(chǎn)品展示  關(guān)于我們  聯(lián)系我們  承接項(xiàng)目開發(fā)板商城  講師介紹
    嵌入式協(xié)處理器--FPGA
    FPGA項(xiàng)目實(shí)戰(zhàn)系列課程----
    嵌入式OS--4G手機(jī)操作系統(tǒng)
    嵌入式協(xié)處理器--DSP
    手機(jī)/網(wǎng)絡(luò)/動漫游戲開發(fā)
    嵌入式OS-Linux
    嵌入式CPU--ARM
    嵌入式OS--WinCE
    單片機(jī)培訓(xùn)
    嵌入式硬件設(shè)計(jì)
    Altium Designer Layout高速硬件設(shè)計(jì)
    嵌入式OS--VxWorks
    PowerPC嵌入式系統(tǒng)/編譯器優(yōu)化
    PLC編程/變頻器/數(shù)控/人機(jī)界面 
    開發(fā)語言/數(shù)據(jù)庫/軟硬件測試
    3G手機(jī)軟件測試、硬件測試
    芯片設(shè)計(jì)/大規(guī)模集成電路VLSI
    云計(jì)算、物聯(lián)網(wǎng)
    開源操作系統(tǒng)Tiny OS開發(fā)
    小型機(jī)系統(tǒng)管理
    其他類
    WEB在線客服
    南京WEB在線客服
    武漢WEB在線客服
    西安WEB在線客服
    廣州WEB在線客服
    QQ號  
    shuhaipeixun
    QQ號  
    1299983702
      雙休日、節(jié)假日及晚上可致電值班電話:021-51875830 值班手機(jī):15921673576/13918613812

    值班QQ:shuhaipeixun

    值班網(wǎng)頁在線客服,點(diǎn)擊交談:
     
    網(wǎng)頁在線客服

     
    曙海產(chǎn)品研發(fā)和生產(chǎn)
    合作伙伴與授權(quán)機(jī)構(gòu)
    現(xiàn)代化的多媒體教室
    郵件列表
     
    曙海動態(tài)
    曙海成功實(shí)施奇瑞汽車單片機(jī)開發(fā)企業(yè)培訓(xùn)[2011-4-8]
    第89期FPGA應(yīng)用設(shè)計(jì)高級培訓(xùn)班圓滿結(jié)業(yè)
    [2011-4-3]
    第31期iPhone培訓(xùn)班圓滿結(jié)業(yè)
    [2011-3-28]
    第67期DSP6000系統(tǒng)開發(fā)培訓(xùn)班圓滿結(jié)業(yè)
    [2011-3-25]
     
            Wireless IC Design with SoC and Low Power Techniques
    (應(yīng)用SOC及低功耗技術(shù)的無線IC設(shè)計(jì))
       入學(xué)要求

            學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識:
            ◆ 電路系統(tǒng)的基本概念。

       班級規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576/13918613812( 微信同號)
           為了保證培訓(xùn)效果,增加互動環(huán)節(jié),我們堅(jiān)持小班授課,每期報(bào)名人數(shù)限3到5人,多余人員安排到下一期進(jìn)行。
       上課時間和地點(diǎn)
    上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
    近開課時間(周末班/連續(xù)班/晚班)
    無線IC設(shè)計(jì)培訓(xùn)班:2025年5月19日....--即將開課--............................
       實(shí)驗(yàn)設(shè)備
         ☆資深工程師授課

            ◆外地學(xué)員:代理安排食宿(需提前預(yù)定)
            ☆注重質(zhì)量
            ☆邊講邊練

            ☆合格學(xué)員免費(fèi)推薦工作

            

            專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
            得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

            ★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★
       曙 海 新 優(yōu) 惠
           ◆在讀學(xué)生憑學(xué)生證,可優(yōu)惠500元。
       .質(zhì).量.保.障.

            1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
            2、培訓(xùn)結(jié)束后免費(fèi)提供半年的技術(shù)支持,充分保證培訓(xùn)后出效果;
            3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會。 。專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

              應(yīng)用SOC及低功耗技術(shù)的無線IC設(shè)計(jì)培訓(xùn)班
    • SOC的設(shè)計(jì)方法與實(shí)現(xiàn)
    • 低功耗電路的特殊設(shè)計(jì)
    • 各種運(yùn)算電路、濾波電路的設(shè)計(jì)考量
    • 調(diào)制解調(diào)電路的算法與設(shè)計(jì)
    • 傅利葉變換電路的設(shè)計(jì)技巧

    第一部分 - Introduction

    1. What is SoC? and why is it important for Wireless, why not use a DSP?
    2. Impact and examples of applications
    3. Tools and metrics for analysis of performance, cost and power.
    4. Impact on memory subsystem
    5. Exploration of architectural space and alternatives
    6. Design choices (algorithm mappings), pipelining v/s concurrent, test methodology
    7. Components of a wireless modem

    Assignment: Analyzing requirements for a balanced design from a system perspective

    第二部分 - Arithmetic Building Blocks and Fixed Point Arithmetic

    1. Representations and notations
    2. Fixed point arithmetic v/s floating point
    3. Adders:? RCA, CLA, CSA
    4. Multiplier designs: Booth recoding and low power implications
    5. Array multipliers using counters, impact on layout.? Pipelined designs.
    6. Modeling of finite register length effects
    7. Block floating point representations and Dynamic range
    8. High performance, low power arithmetic blocks
    9. Lab: verilog and synthesis of diff arithmetic blocks, +, *. Compare area v/s speed v/s power

    第三部分 - Digital Filters

    1. Types of filters and their applications, decimation /interpolation.
    2. Spectral requirements, channel equalization and? inter symbol interference
    3. FIR filters
    4. IIR filters, numerical stability issues. Implications of pipelined performance of multipliers on IIR filters.
    5. Adaptive filters, Decision feedback equalizer
    6. Design and test tradeoffs
    7. Examples of High performance, low power? ???design and implementations
    8. Lab: Design filters (FIR, IIR, adaptive filters) for different constraints

    第四部分 - Coding and Forward Error Correction

    ?
      ? ?
    1. Forward error correction and it’s application in wireless modems
    2. ?
    3. Convolutional coding and decoding (Viterbi algorithm)
    4. ?
    5. Trellis coding (if time permits)
    6. ?
    7. Turbo-coding and decoding
    8. ?
    9. Design tradeoffs, ACS units, memory addressing schemes, scaling/wraparound, pipelining
    10. ?
    11. Examples of high performance systolic design, low power designs and implementations
    12. ?
    13. Lab: Design a viterbi decoder for a convolutional for 3G standard, implement a scaled down version of it.
    14. ?
    ?

    第五部分 - Transforms – Fourier Transforms

    1. Applications : OFDM modulation in wireless systems (used in 802.11a and 802.11g)
    2. Discrete Fourier transform
    3. Applications
      1. Decomposition and the Fast Fourier Transform
      2. Variants and mixed radix transforms
      3. Memory architectures, addressing schemes, block floating point, pipelining
    4. Testing - Design of a FT block.
      1. High performance, low latency
      2. High performance, high throughput
      3. Programable
      4. Reconfigurable

    Lab: Design and implement a butterfly unit, build a 16 point pipelined FFT block. Synthesize and analyze the timing and determine pipelining. Understand the contributions of the different components to gate count and power consumption.

    第六部分 - System Design – Case Study

    1. The design of a communications system
      1. XDSL
      2. Wireless modem
    2. The implications of the various tradeoff.
    3. System constraints include multichannel, high performance design, single channel low power design, etc.
    4. Lab: Catchup

     

    ?
     

    節(jié)假日、雙休日及晚上可致電值班電話:021-51875830
    值班手機(jī):15921673576/13918613812


    備案號:滬ICP備08026168號

    .(2012年12月17日........,,,...........................................)...............................................................
    在線客服