<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>

    訓(xùn)練營 數(shù)字集成電路前端設(shè)計(jì)就業(yè)培訓(xùn)班

    135 人關(guān)注

    通過本課程的學(xué)習(xí),使學(xué)員在掌握數(shù)字集成電路設(shè)計(jì)的基本要領(lǐng),熟悉操作系統(tǒng)和硬件描述語言HDL,熟練使用邏輯綜合仿真工具和仿真工具,并學(xué)會IC設(shè)計(jì)公司的團(tuán)隊(duì)分工與合作,相當(dāng)于一年以上的數(shù)字電路設(shè)計(jì)水平和經(jīng)驗(yàn)。

    課程購買有疑問?

    (0/4)
    數(shù)字集成電路前端設(shè)計(jì)就業(yè)培訓(xùn)班
       課程目標(biāo)

      通過本課程的學(xué)習(xí),使學(xué)員在掌握數(shù)字集成電路設(shè)計(jì)的基本要領(lǐng),熟悉操作系統(tǒng)和硬件描述語言HDL,熟練使用邏輯綜合仿真工具和仿真工具,并學(xué)會IC設(shè)計(jì)公司的團(tuán)隊(duì)分工與合作,相當(dāng)于一年以上的數(shù)字電路設(shè)計(jì)水平和經(jīng)驗(yàn)。

      培養(yǎng)對象

      1.理工科背景,有志于數(shù)字集成電路設(shè)計(jì)工作的學(xué)生和轉(zhuǎn)行人員;
      2.需要充電,提升技術(shù)水平和熟悉設(shè)計(jì)流程的在職人員;
      3.集成電路設(shè)計(jì)企業(yè)的員工內(nèi)訓(xùn)。

    ★ 可以通過培訓(xùn)快速進(jìn)去進(jìn)入IC行業(yè)的專業(yè):

    • 集成電路工程、微電子、電子與通信工程、電子科學(xué)與技術(shù)、電路與系統(tǒng)、

    • 電子信息工程、計(jì)算機(jī)科學(xué)與技術(shù)、軟件工程、

    • 光學(xué)工程、控制工程、電氣工程、

    • 材料類、

    • 物理類

    • 機(jī)械類

    • 化學(xué)類

    • ......等理工科專業(yè)

       就業(yè)服務(wù)

    面試筆試題詳細(xì)講解

    簡歷打磨

    模擬面試

    公司內(nèi)部推薦(部分公司直接安排面試),秉承16年積累的企業(yè)客戶合作人脈,2000多家企業(yè)和曙海建立了長期人才合作關(guān)系,若企業(yè)有用人需求,我們可以直接內(nèi)推。

    未來職業(yè)規(guī)劃

       授課方式

    在線直播授課+服務(wù)器登錄實(shí)訓(xùn),也可以線下現(xiàn)場培訓(xùn)。

    督導(dǎo)老師每天跟蹤學(xué)習(xí)情況,充分調(diào)動(dòng)你的學(xué)習(xí)激情

    每天有資深的IC老司機(jī)帶著你學(xué)習(xí)做項(xiàng)目,

    你唯一需要保障的只是時(shí)間和堅(jiān)持。

       教學(xué)優(yōu)勢

      曙海教育的數(shù)字集成電路設(shè)計(jì)課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和曙海
    建立了良好的合作關(guān)系。曙海教育的數(shù)字集成電路設(shè)計(jì)課程在業(yè)內(nèi)有著響亮的知名度。

      本課程,秉承16年積累的教學(xué)品質(zhì),以IC項(xiàng)目實(shí)現(xiàn)為導(dǎo)向,老師將會與您分享數(shù)字芯片設(shè)計(jì)的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗(yàn)、技巧。

      本課程,以實(shí)戰(zhàn)貫穿始終,讓您絕對受益匪淺!

       入學(xué)要求

            學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識:
            ◆電路系統(tǒng)的基本概念。

       上課時(shí)間
    近開課時(shí)間:2020年11月30日
       質(zhì)量保障
           ☆注重質(zhì)量
            ☆邊講邊練

            ☆合格學(xué)員免費(fèi)推薦工作
            
            專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
            得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。
       師資團(tuán)隊(duì)
    趙老師

    大規(guī)模集成電路設(shè)計(jì)專家,10多年超大規(guī)模電路SOC芯片設(shè)計(jì)和版圖設(shè)計(jì)經(jīng)驗(yàn),參與過DSP、GPU、DTV、WIFI、手機(jī)芯片、物聯(lián)網(wǎng)芯片等芯片的研發(fā)。精通CMOS工藝流程、版圖設(shè)計(jì)和布局布線,精通SOC芯片 設(shè)計(jì)和版圖設(shè)計(jì)的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設(shè)計(jì)、驗(yàn)證、DFT、PD、流片經(jīng)驗(yàn)。
    熟練掌握版圖設(shè)計(jì)規(guī)則并進(jìn)行驗(yàn)證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設(shè)計(jì)規(guī)則、物理設(shè)計(jì)以及芯片的生產(chǎn)流程與封裝。

    王老師

    資深I(lǐng)C工程師,十幾年集成電路IC設(shè)計(jì)經(jīng)驗(yàn),精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設(shè)計(jì)與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡(luò)芯片、手機(jī)芯片等等。
    從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設(shè)計(jì),
    熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設(shè)計(jì)。

    張老師

    從事數(shù)字集成電路設(shè)計(jì)10余年,精通CMOS工藝流程、版圖設(shè)計(jì)和布局布線,精通VERILOG,VHDL語言,
    擅長芯片前端設(shè)計(jì)和復(fù)雜項(xiàng)目實(shí)施的規(guī)劃管理,其領(lǐng)導(dǎo)開發(fā)的芯片已成功應(yīng)用于數(shù)個(gè)國際知名芯片廠商之產(chǎn)品中。豐富的芯片開發(fā)經(jīng)驗(yàn),對于現(xiàn)今主流工藝下的同步數(shù)字芯片設(shè)計(jì)技術(shù)和流程有良好把握。長期專注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過百萬門的數(shù)字芯片成功流片經(jīng)驗(yàn).

    更多師資力量請見曙海師資團(tuán)隊(duì)

          ◆  本課程實(shí)戰(zhàn)演練使用Synopsys公司的DC,PT等工具,
    和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強(qiáng)化練習(xí)整個(gè)芯片的生成過程,強(qiáng)調(diào)實(shí)戰(zhàn),實(shí)戰(zhàn),還是實(shí)戰(zhàn)!

          ◆  免費(fèi)、無保留贈送,教學(xué)過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費(fèi)了老師很多心血才全部安裝好),讓您隨時(shí)隨地,打開電腦就能進(jìn)行芯片的設(shè)計(jì)和練習(xí)!
           
          ◆  贈送每個(gè)工具用到的流片廠工藝庫和技術(shù)文件。

          ◆  企業(yè)化項(xiàng)目管理方案。

       質(zhì)量保障

            1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
            2、課程完成后,授課老師留給學(xué)員手機(jī)和Email,保障培訓(xùn)效果,免費(fèi)提供半年的技術(shù)支持。
            3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會。

            數(shù)字集成電路前端設(shè)計(jì)培訓(xùn)班
    第一階段

    1. Unix/Linux操作系統(tǒng)使用
    2. 文本編輯器VIM
    3. 數(shù)字電路技術(shù)基礎(chǔ)
    4. 半導(dǎo)體電路和工藝基礎(chǔ)
    5. 數(shù)字邏輯設(shè)計(jì)
    6. 數(shù)字集成電路設(shè)計(jì)流程
    7. Verilog HDL硬件描述語言和電路設(shè)計(jì)技術(shù)與技巧
    8. 電路驗(yàn)證技術(shù)以及Modelsim、VCS等驗(yàn)證工具的使用
    9. ASIC和SOC設(shè)計(jì)導(dǎo)論
    10. FPGA設(shè)計(jì)和驗(yàn)證初步
    11.數(shù)字電路驗(yàn)證
    1)驗(yàn)證平臺的建立
    2)功能測試
    12.設(shè)計(jì)綜合(synthesys)
    13.掃描鏈生成
    14.仿真測試
    1)DFT
    2)ATPG
    15.靜態(tài)時(shí)序分析(STA)
    16.項(xiàng)目實(shí)戰(zhàn):
    1)RTL coding
    2)狀態(tài)機(jī)中斷處理
    3)testbench 建立
    4)Testcase創(chuàng)建
    17.項(xiàng)目實(shí)戰(zhàn)二:
    1)RTL coding
    2)通訊數(shù)據(jù)協(xié)議E1
    3)異步電路處理
    4)算法
    5)CPU控制
    6)Testbench建立和testcase
    7)綜合和DFT
    8)STA
    18.數(shù)字前端全流程設(shè)計(jì)工具
    19.相關(guān)工藝庫文件IC技術(shù)
    20. 邏輯綜合初步以及SYNOPSYS DC等綜合工具的使用
    21. 可測性設(shè)計(jì)技術(shù)

    重點(diǎn)講解數(shù)字電路設(shè)計(jì)的綜合技術(shù)的基本概念,綜合流程和工程經(jīng)驗(yàn),使學(xué)員掌握基于synopsys DC的綜合技巧。
    內(nèi)容包括:
    綜合機(jī)理的分析;組合電路和時(shí)序電路實(shí)現(xiàn)規(guī)則和實(shí)例分析;基于tcl綜合的流程,優(yōu)化處理和調(diào)試技術(shù);綜合處理與后端流程的聯(lián)系;可綜合代碼技術(shù);需深入研究的內(nèi)容;LPC 接口模塊綜合實(shí)驗(yàn)
    ASIC DFT技術(shù)
    介紹可測試設(shè)計(jì)技術(shù),使學(xué)員掌握基于Synopsys DFT 的可測性電路設(shè)計(jì)方法
    內(nèi)容包括:
    背景分析;組合電路和時(shí)序電路的測試;可測試設(shè)計(jì);需深入研究的內(nèi)容;DFT compile 使用(基于TCL的可測試性設(shè)計(jì)流程);LPC接口模塊DFT實(shí)驗(yàn)
    ASIC 靜態(tài)時(shí)序分析技術(shù)
    介紹靜態(tài)時(shí)序分析技術(shù);使學(xué)員掌握基于Synopsysy PrimeTime的靜態(tài)時(shí)序分析技術(shù)。
    內(nèi)容包括:
    背景分析;電路時(shí)序分析的基礎(chǔ)內(nèi)容;工具的使用;靜態(tài)時(shí)序分析模式選擇;注意事項(xiàng)及需深入研究的內(nèi)容;LPC接口模塊實(shí)驗(yàn)
    一致性驗(yàn)證(Formal)技術(shù)介紹
    介紹一致性驗(yàn)證技術(shù),使學(xué)員了解基于Synopsys Formality 的一致性驗(yàn)證方法
    內(nèi)容包括:
    背景分析;工具的使用介紹
    22.形式驗(yàn)證技術(shù)。基于Formality的形式驗(yàn)證方法、基于匹配策略的形式驗(yàn)證技術(shù)、基于TCL的形式驗(yàn)證過程。

    23、功耗控制技術(shù)。基于PrimePower的功耗分析技術(shù),基于Power Compiler的時(shí)鐘門控技術(shù)、基于數(shù)字單元庫的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時(shí)鐘門控技術(shù)的實(shí)現(xiàn)。

    24、LAYOUT設(shè)計(jì)流程。基于ASTRO的芯片Layout技術(shù)及基于SPEF反標(biāo)提取的PostLayout相關(guān)數(shù)字流程,包含在PostLayout中的網(wǎng)表提取、參數(shù)提取、形式驗(yàn)證、靜態(tài)實(shí)現(xiàn)驗(yàn)證、門級功能仿真、功耗分析,以及Layout驗(yàn)證(DRC、LVS)等技巧。

    25、UWB項(xiàng)目開發(fā)過程中的各種電路優(yōu)化手段

    26、UWB項(xiàng)目介紹。立項(xiàng)分析、實(shí)現(xiàn)方案的規(guī)劃。

    27、VLSI系統(tǒng)的設(shè)計(jì)方法學(xué)。時(shí)序分析法、基于Snopsys EDA Tools Chain實(shí)現(xiàn)的完整ASIC設(shè)計(jì)流程、數(shù)字設(shè)計(jì)庫的介紹,分析、創(chuàng)建,及使用。

    28、編碼及仿真技巧。編碼規(guī)范、RTL驗(yàn)證仿真技術(shù)、門級仿真技術(shù)。

    29、ASIC設(shè)計(jì)流程的高級話題。例如跨時(shí)鐘域信號的處理,同步撫慰電路設(shè)計(jì)及相關(guān)流程處理等設(shè)計(jì)技巧。
    30. 項(xiàng)目設(shè)計(jì)實(shí)訓(xùn):
    大型實(shí)訓(xùn)項(xiàng)目一.Sigma-Delta小數(shù)分頻器設(shè)計(jì)、驗(yàn)證與綜合
    大型實(shí)訓(xùn)項(xiàng)目二.DVI編碼器/解碼器設(shè)計(jì)、驗(yàn)證與綜合

    第二階段

    課程內(nèi)容

    詳細(xì)內(nèi)容

    1.異步電路設(shè)計(jì)方法學(xué)

    跨時(shí)鐘域的異步電路設(shè)計(jì)

    上機(jī)實(shí)踐

    2.SoC項(xiàng)目介紹

    芯片產(chǎn)品全周期/芯片設(shè)計(jì)流程實(shí)訓(xùn)項(xiàng)目芯片介紹/芯片規(guī)格書介紹

    芯片詳細(xì)設(shè)計(jì)

    AMBA總線介紹

    基于AHB/APB Slave設(shè)計(jì)

    基本的驗(yàn)證概念(TB/TC/Makefile/regression等)

    ?

    ?

    3.項(xiàng)目一:

    SRAM控制器設(shè)計(jì)

    公司編碼風(fēng)格

    SRAM memory的接口時(shí)序

    SRAM控制器的功能架構(gòu)和微架構(gòu)設(shè)計(jì)

    SRAM控制器的功能劃分

    SRAM控制器的低功耗設(shè)計(jì)

    SRAM控制器的RTL代碼實(shí)現(xiàn)

    SRAM控制器的功能邏輯仿真

    4.項(xiàng)目二:

    eFlash控制器設(shè)計(jì)

    公司編碼風(fēng)格

    eflash的接口時(shí)序

    eFlash控制器的功能架構(gòu)和微架構(gòu)設(shè)計(jì)

    eFlash控制器的軟硬件功能劃分

    eFlash控制器的RTL代碼實(shí)現(xiàn)

    eFlash控制器的功能邏輯仿真

    ?

    ?

    5.項(xiàng)目三:

    SD-Host控制器設(shè)計(jì)

    SD協(xié)議介紹

    SD Host控制器的設(shè)計(jì)架構(gòu)和微架構(gòu)

    SD Host控制器的狀態(tài)機(jī)設(shè)計(jì)

    SD Host控制器的內(nèi)部DMA設(shè)計(jì)

    SD Host控制器的功能劃分和RTL實(shí)現(xiàn)

    SD Host控制器的功能邏輯仿真

    ?

    6.低功耗設(shè)計(jì)方法學(xué)

    常用低功耗設(shè)計(jì)介紹

    Clock gating 基礎(chǔ)

    Power Gating 基礎(chǔ)

    ?

    ?

    ?

    7.數(shù)字邏輯綜合技術(shù)

    邏輯綜合基本流程

    庫文件準(zhǔn)備及設(shè)計(jì)讀入

    時(shí)序及環(huán)境約束

    綜合優(yōu)化技術(shù)

    綜合輸出結(jié)果分析

    IP的邏輯綜合分析

    SRAM控制器的RTL邏輯綜合

    eFlash控制器的RTL邏輯綜合

    SD Host控制器的RTL邏輯綜合

    ?

    8.就業(yè)服務(wù)

    數(shù)字前端筆試面試題講解

    打磨簡歷

    模擬面試

    就業(yè)推薦

    登錄 后發(fā)表評論
    新評論
    全部 第1節(jié) 第2節(jié) 第3節(jié) 第4節(jié)
    我的報(bào)告 / 所有報(bào)告