<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>
    以文本方式查看主題

    -  曙海教育集團(tuán)論壇  (http://www.hufushizhe.com/bbs/index.asp)
    --  FPGA高級  (http://www.hufushizhe.com/bbs/list.asp?boardid=26)
    ----  HDLC的DSP與FPGA實現(xiàn)  (http://www.hufushizhe.com/bbs/dispbbs.asp?boardid=26&id=1536)

    --  作者:wangxinxin
    --  發(fā)布時間:2010-11-20 9:01:37
    --  HDLC的DSP與FPGA實現(xiàn)
    引言

      (高級數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實施的一般方法通常是采用ASIC器件或軟件編程等。

      的ASIC芯片使用簡易,功能針對性強,性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己的標(biāo)準(zhǔn),對的CRC(循環(huán)冗余碼校驗)序列生成多項式等有不同的規(guī)定。專用于的ASIC芯片其片內(nèi)數(shù)據(jù)存儲器容量有限,通常只有不多字節(jié)的FIFO(先進(jìn)先出存儲器)可用。對于某些應(yīng)用來說,當(dāng)需要擴(kuò)大數(shù)據(jù)緩存的容量時,只能對ASIC再外接存儲器或其他電路,ASIC的簡單易用性就被抵銷掉了。 的軟件編程方法功能靈活,通過修改程序就可以適用于不同的應(yīng)用。但程序運行占用處理器資源多,執(zhí)行速度慢,對信號的時延和同步性不易預(yù)測。純軟件一般只能用于個別路數(shù)的低速信號處理。

      采用硬件技術(shù)處理信號,又可以通過軟件反復(fù)編程使用,能夠兼顧速度和靈活性,并能并行處理多路信號,實時性能能夠預(yù)測和仿真。

    圖片點擊可在新窗口打開查看

      采用軟件技術(shù)處理信號,也可以反復(fù)編程使用。芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優(yōu)點。在中小批量通信產(chǎn)品的設(shè)計生產(chǎn)中,用實現(xiàn)功能是一種值得采用的方法。

      的幀結(jié)構(gòu)和CRC校驗

      為了使的設(shè)計能夠?qū)崿F(xiàn)的基本功能并能按照各項標(biāo)準(zhǔn)的規(guī)定靈活采用不同的CRC校驗算法,首先看一下基本的幀結(jié)構(gòu)形式。

      是面向比特的鏈路控制規(guī)程,其鏈路監(jiān)控功能通過一定的比特組合所表示的命令和響應(yīng)來實現(xiàn),這些監(jiān)控比特和信息比特一起以幀的形式傳送。以下是ISO/IEC 3309標(biāo)準(zhǔn)規(guī)定的的基本幀結(jié)構(gòu)。

    圖片點擊可在新窗口打開查看

      其他的標(biāo)準(zhǔn)也有類似的幀結(jié)構(gòu)。每幀的起始和結(jié)束以"7E"(01111110)做標(biāo)志,兩個"7E"之間為數(shù)據(jù)段(含地址數(shù)據(jù)、控制數(shù)據(jù)、信息數(shù)據(jù))和幀校驗序列。幀校驗采用CRC算法,對除了插入的"零"以外的所有數(shù)據(jù)進(jìn)行校驗。為了避免將數(shù)據(jù)中的"7E"誤為標(biāo)志,在發(fā)送端和接收端要相應(yīng)地對數(shù)據(jù)流和幀校驗序列進(jìn)行"插零"及"刪零"操作。